Jakie restrykcje i warunki muszą spełniać sygnały typu 'inout' w VHDL?
[VHDL] porty w trubie 'inout'
From: "toady" <duperelle_at_nospam_NOSPAM.o2.pl>
Subject: [VHDL] porty w trubie 'inout'
Date: Tue, 1 Jun 2004 15:28:52 +0200
Witam.
Zazwyczaj porty w poszczególnych jedostkach projektówych mają
charakter in lub out ale dostępne są też inne tryby pracy, w tym 'inout'
Mam pytanie - jakie są restrykcje obowiązujące sygnały typu inout?
Ile driverów możem ieć taki sygnał, jakie warunki sygnał musi spełnić,
żeby się go dało syntezować?
--
Pozdrawiam
toady
========
Path: news-archive.icm.edu.pl!news2.icm.edu.pl!fu-berlin.de!newsfeed02.chello.at!news.chello.at.POSTED!53ab2750!not-for-mai
From: =?ISO-8859-2?Q?G=F3rski_Adam?= <gorskia_at_nospam_wp.pl>
Subject: Re: [VHDL] porty w trubie 'inout'
Date: Tue, 01 Jun 2004 16:09:11 GMT
Użytkownik toady napisał:
Witam.
Zazwyczaj porty w poszczególnych jedostkach projektówych mają
charakter in lub out ale dostępne są też inne tryby pracy, w tym 'inout'
Mam pytanie - jakie są restrykcje obowiązujące sygnały typu inout?
Ile driverów możem ieć taki sygnał, jakie warunki sygnał musi spełnić,
żeby się go dało syntezować?
W dużym uproszczeniu:
Jeżeli na sygnał typu in/out wychodzi na pin zew. to wygląda to zgodnie
z teorią - stany 0,1,Z + ewentualnie pull-up,pull-down.
Jeżeli wewnątrz to jest on zamieniany na odpowiadajacą funkcjonalnie
kombinacje sygnałów jednkierunkowych(No ale nie wszystkie sobie z tym radzą)
Adam Górski
========
Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!news.nask.pl!news-stoc.telia.net!217.209.241.210.MISMATCH!news-stod.telia.net!telia.net!news.tele.dk!news.tele.dk!small.news.tele.dk!newsfeed.icl.net!newsfeed.fjserv.net!colt.net!peernews3.colt.net!newsfeed