Altera: Piny BiDir i Tristate...



Masz problem? Zapytaj na forum elektroda.pl

Poprzedni Następny
Wiadomość
Spis treści
From: Adam Polus <howkins_at_nospam_kki.net.pl>
Subject: Altera: Piny BiDir i Tristate...
Date: Wed, 09 Aug 2000 11:21:02 GMT


6,

znowu mam problem bo nie wiem czy dobrze narysowalem schemat w pliku
graficznym (plik tworzony w Max+PlusII z rozszerzeniem *.gdf), gdyz
przegladalem plyte i znalazlem gotowy element ('lpm_bustri'), ktory dal
mi do myslenia. Otoz, w wyzej wymienionym elemencie dla jednego pinu
dwukierunkowego i trzystanowego uzyte sa dwa prymitywne elementy zwane
('tri') (w obu kierunkach), zas ja w moim projekcie uzywam tylko jednego
(ustawia HiZ z kierunku wewnetrznej logiki na pin).
Jak jest poprawnie i jakie sa tego plusy, co moze sie stac w przypadku
mojego podlaczenia?
Jak pin podlaczony moim sposobem bedzie widziany przez zewnetrzna
logike, czy bedzie wciaz ja obciazal?

Pozdrawiam
Adam Polus

Poprzedni Następny
Wiadomość
Spis treści
From: "Scoobie" <NOSPAMscoobie_at_nospam_apator.torun,pl>
Subject: Re: Altera: Piny BiDir i Tristate...
Date: Wed, 9 Aug 2000 16:35:53 +0200


6,
7
przegladalem plyte i znalazlem gotowy element ('lpm_bustri'),
ktory dal
mi do myslenia. Otoz, w wyzej wymienionym elemencie dla jednego
pinu
dwukierunkowego i trzystanowego uzyte sa dwa prymitywne
elementy zwane
('tri') (w obu kierunkach),
Nie siedziałem przed MAX+PLUSem od roku, ale z tego co pamiętam
lpm_bustri, to brama (czyli taki "bufor dwukierunkowy"). Jeśli
tak, no to muszą być wyjścia trójstanowe w obu kierunkach, chyba
czegoś nie rozumiem.

zas ja w moim projekcie uzywam tylko jednego
(ustawia HiZ z kierunku wewnetrznej logiki na pin).
? że jak?
Jak jest poprawnie...
[ciach]
Kurcze, namieszałeś trochę... na pewno potrafię Ci odpowiedzieć,
tylko musiałbyś się jaśniej wysłowić. Jak chcesz, to zapraszam na
priva.

Scoobie


Poprzedni Następny
Wiadomość
Spis treści
From: JA <andr_at_nospam_mail.desy.de>
Subject: Re: Altera: Piny BiDir i Tristate...
Date: Thu, 10 Aug 2000 11:18:25 +0100




Adam Polus wrote:



znowu mam problem bo nie wiem czy dobrze narysowalem schemat w pliku
graficznym (plik tworzony w Max+PlusII z rozszerzeniem *.gdf), gdyz
przegladalem plyte i znalazlem gotowy element ('lpm_bustri'), ktory dal
mi do myslenia. Otoz, w wyzej wymienionym elemencie dla jednego pinu
dwukierunkowego i trzystanowego uzyte sa dwa prymitywne elementy zwane
('tri') (w obu kierunkach), zas ja w moim projekcie uzywam tylko jednego
(ustawia HiZ z kierunku wewnetrznej logiki na pin).

lpm_bustri jest modelem funkcjonalnym, ktory nie jest
realizowalny w struktorze FPGA Altery,
sama Altera zreszta nie poleca jego stosowania,
[niech Pan sobie otworzy Help->Megafunctions/LPM->lpm_bustri]
jak juz raz Panu napisalem, Altera nie ma tri state bus
w srodku [Xilinx na przyklad ma] i kompilator zamieni to ma
multiplekser,
piny WY, ktore maja byc tri podlacza sie po prostu do tri;

Jak pin podlaczony moim sposobem bedzie widziany przez zewnetrzna
logike, czy bedzie wciaz ja obciazal?

beda widziane jak wyjscia trojstanowe;


Pozdrawiam
Adam Polus

JA