74573 stan początkowy



Masz problem? Zapytaj na forum elektroda.pl

Poprzedni Następny
Wiadomość
Spis treści
From: "Pawełr" <paw1976_at_nospam_poczta.onet.pl>
Subject: 74573 stan początkowy
Date: Sun, 24 Oct 2004 21:06:49 +0200


Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a LE
nie był jeszcze używany ?

Dzięki za pomoc
Pozdrawiam
Pawełr



========
Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!newsfeed.atman.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: Krzysztof Rudnik <rudnik_at_nospam_kki.net.pl>
Subject: Re: 74573 stan =?ISO-8859-2?Q?pocz=B1tkowy?=
Date: Sun, 24 Oct 2004 21:29:15 +0200


Pawełr wrote:

Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a LE
nie był jeszcze używany ?


Najpewniej niezdefiniowany.

Krzysiek Rudnik


========
Path: news-archive.icm.edu.pl!mat.uni.torun.pl!news.man.torun.pl!news2.icm.edu.pl!news.onet.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: Marek Lewandowski <nospamabuse_at_nospam_onet.pl>
Subject: =?iso-8859-2?Q?Re:_74573_stan_pocz=B1tkowy?=
Date: Sun, 24 Oct 2004 22:13:44 +0200


Pawełr wrote:

Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a LE
nie był jeszcze używany ?

losowy.
--
Marek Lewandowski ICQ# 10139051/GG# 154441
locustXpoczta|onet|pl
http://www.stud.uni-karlsruhe.de/~uyh0
[! Odpowiadaj pod cytatem. Tnij cytaty. Podpisuj posty. !]

========
Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!news.onet.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: "Pawełr" <paw1976_at_nospam_poczta.onet.pl>
Subject: Re: 74573 stan początkowy
Date: Mon, 25 Oct 2004 07:53:05 +0200


Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a
LE
nie był jeszcze używany ?

losowy.

Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a
LE
nie był jeszcze używany ?

losowy.

A jak można się zabezpieczyć w tym ukladzie przed właśnie losowym
ustawieniem wyjść ?

Konkretnie to chodzi o to że chcem sterować z portu równoległego
przekaźnikami i pomyślałem że żeby się zabezpieczyć przed niekontrolowanym
włączeniem któregoś z nich (np: w momencie restartu systemu) to dam
bezpośrednio
z LPT na 74573, którego LE będzie aktywne przy ustawieniu bitu danych 6 na 1
i 7 na 0.
Ale skoro samo wyjście z układu 74573 przed wykorzystaniem LE jest
"niepewne"
to jak możnaby to zrobić inaczej ?

Dzięki za pomoc
Pozdrawiam
Pawełr



========
Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!newsfeed.tpinternet.pl!atlantis.news.tpi.pl!news.tpi.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: Grzegorz Kurczyk <grzegorz.spam_at_nospam_spam.control.slupsk.pl>
Subject: Re: 74573 stan =?ISO-8859-2?Q?pocz=B1tkowy?=
Date: Mon, 25 Oct 2004 08:03:38 +0200


Użytkownik Pawełr napisał:
Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a

LE

nie był jeszcze używany ?


losowy.


Witam.

Jaki jest stan początkowy układu 74573 zaraz po włączeniu zasilania
kiedy /OE jest aktywne (zwarte do masy) czyli wyjście jest otwarte, a

LE

nie był jeszcze używany ?


losowy.


A jak można się zabezpieczyć w tym ukladzie przed właśnie losowym
ustawieniem wyjść ?

Konkretnie to chodzi o to że chcem sterować z portu równoległego
przekaźnikami i pomyślałem że żeby się zabezpieczyć przed niekontrolowanym
włączeniem któregoś z nich (np: w momencie restartu systemu) to dam
bezpośrednio
z LPT na 74573, którego LE będzie aktywne przy ustawieniu bitu danych 6 na 1
i 7 na 0.
Ale skoro samo wyjście z układu 74573 przed wykorzystaniem LE jest
"niepewne"
to jak możnaby to zrobić inaczej ?

Witam
Jakiś rejestr z zerowaniem i układ resetu przy włączaniu zasilania.
Np trochę juz archaiczne 74175 (cztery przerzutniki) lun 74174 (sześć
przerzutników)

--
Pozdrawiam
Grzegorz Kurczyk
http://www.control.slupsk.pl
ftp://ftp.control.slupsk.pl
GG: 1445218

========
Path: news-archive.icm.edu.pl!news2.icm.edu.pl!newsfeed.silweb.pl!polsl.gliwice.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: "T.M.F." <tfrancuz_at_nospam_mp.pl>
Subject: Re: 74573 stan =?ISO-8859-1?Q?pocz=B1tkowy?=
Date: Mon, 25 Oct 2004 09:42:27 +0200



z LPT na 74573, którego LE będzie aktywne przy ustawieniu bitu danych 6 na 1
i 7 na 0.
Ale skoro samo wyjście z układu 74573 przed wykorzystaniem LE jest
"niepewne"
to jak możnaby to zrobić inaczej ?


74573 ma wyjscie trojstanowe - wiec mozesz zadbac, aby w trakcie i po
resecie wyjscia byly odciete, a poziom logiczny wymusic zewnetrznymi
rezystorami (pull up, pull down) o na tyle duzym oporze, zeby nie
zaburzaly normalnej pracy ukladu.

========
Path: news-archive.icm.edu.pl!news2.icm.edu.pl!news.onet.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: "Pawelr" <paw1976_at_nospam_poczta.onet.pl>
Subject: Re: 74573 stan początkowy
Date: Mon, 25 Oct 2004 11:33:55 +0200


74573 ma wyjscie trojstanowe - wiec mozesz zadbac, aby w trakcie i po
resecie wyjscia byly odciete, a poziom logiczny wymusic zewnetrznymi
rezystorami (pull up, pull down) o na tyle duzym oporze, zeby nie
zaburzaly normalnej pracy ukladu.

Chyba zrobie tak.

Zamiast sterowac LE to podlacze je do VCC na stale.
A sterowal bede /OE. Bedzie aktywne wtedy gdy D7=0 i D6=1.
Gdy /OE nie bedzie aktywne to wyjscia beda w stanie wysokiej
impedancji i podlaczone przez opornik do bazy tranzystora NPN (przekaznik)
nie wysteruja go poniewaz nie wypuszcza zadnego pradu.
Dopiero mój program uaktywni /OE i przepusci to co trzeba.

Po resecie komputera wyjscia portu D7 i D6 portu lpt
osiagna stan 00 lub 11 bo chyba tak zazwyczaj sie dzieje
i wyjscia znów beda w stanie wysokiej impedancji.

Nie wiem czy dobrze rozumuje , ale tak sprubuje zrobic.
Pozdrawiam
Pawelr






========
Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!news.onet.pl!newsfeed.tpinternet.pl!atlantis.news.tpi.pl!news.tpi.pl!not-for-mai

Poprzedni Następny
Wiadomość
Spis treści
From: "Krzysztof Rudnik" <rudnik_at_nospam_kki.net.pl>
Subject: Re: 74573 stan początkowy
Date: Mon, 25 Oct 2004 12:02:12 +0200



Użytkownik "Pawelr" <paw1976_at_nospam_poczta.onet.pl> napisał w wiadomości
news:cligif$2fs$1_at_nospam_news.onet.pl...
74573 ma wyjscie trojstanowe - wiec mozesz zadbac, aby w trakcie i po
resecie wyjscia byly odciete, a poziom logiczny wymusic zewnetrznymi
rezystorami (pull up, pull down) o na tyle duzym oporze, zeby nie
zaburzaly normalnej pracy ukladu.

Chyba zrobie tak.

Zamiast sterowac LE to podlacze je do VCC na stale.
A sterowal bede /OE. Bedzie aktywne wtedy gdy D7=0 i D6=1.
Gdy /OE nie bedzie aktywne to wyjscia beda w stanie wysokiej
impedancji i podlaczone przez opornik do bazy tranzystora NPN (przekaznik)
nie wysteruja go poniewaz nie wypuszcza zadnego pradu.
Dopiero mój program uaktywni /OE i przepusci to co trzeba.

Po resecie komputera wyjscia portu D7 i D6 portu lpt
osiagna stan 00 lub 11 bo chyba tak zazwyczaj sie dzieje
i wyjscia znów beda w stanie wysokiej impedancji.

Nie wiem czy dobrze rozumuje , ale tak sprubuje zrobic.
Pozdrawiam
Pawelr

Strasznie dziwne - ja bym zrobil normalnie, tylko tak jak sugerowal
poprzednik dodalbym sterowanie OE, najlepiej z jakiegos przerzutnika
RS (nawet na dwoch bramkach) - reset blokuje OE, dowolny zapis do portu
odblokowuje. Jesli to sterujesz z LPT to tam sa sygnaly zapisu (STB?)
i chyba tez jest reset.

Krzysiek Rudnik



========
Path: news-archive.icm.edu.pl!newsfeed.gazeta.pl!news.onet.pl!newsfeed.tpinternet.pl!atlantis.news.tpi.pl!news.tpi.pl!not-for-mai