Re: routing w FPGA i/lub CPLD PLD



Masz problem? Zapytaj na forum elektroda.pl

Poprzedni Następny
Wiadomość
Spis treści
From: jfox_at_nospam_poczta.onet.pl (J.F.)
Subject: Re: routing w FPGA i/lub CPLD PLD
Date: Sat, 02 Nov 2002 09:37:09 GMT


On Wed, 30 Oct 2002 11:03:52 +0100, Adam Ślosarski wrote:
potrzebne poznanie tego jak liczyc FFT gdy pisalem w C++ program do tzw.
obliczania na liczbach o nieograniczonej precyzji (udalo mi się zrobic
algorytmem Knutha tzw. KARATSUBA). Moj kod liczyl 87.654.321 do potegi
40.000 (87mln do potegi 40tys) na 1Ghz Athlonie w ok 3 sekundy a wynik mial
dlugosc naprawde kilometrowa. Chyba szybko liczyl?

Glowy nie dam ... ale cos mi sie wydaje ze bardzo wolno liczyl.
Jesli dobrze licze to to jest raptem kilkadziesiat operacji na
danych po 120kB ...

J.


Poprzedni Następny
Wiadomość
Spis treści
From: "Piotr Wyderski" <piotr.wyderskiREMOVE_at_nospam_hoga.pl>
Subject: Re: routing w FPGA i/lub CPLD PLD
Date: Sat, 2 Nov 2002 12:04:52 +0100



J.F. wrote:

Glowy nie dam ... ale cos mi sie wydaje ze bardzo wolno liczyl.
Jesli dobrze licze to to jest raptem kilkadziesiat operacji na
danych po 120kB ...

Samych mnozen -- dobrze liczysz, niestety pojedyncze mnozenie jest
dosyc wolne dla danych o takim rozmiarze (to juz sie moze oplacac
mnozyc przez FFT).

Pozdrawiam
Piotr Wyderski