Wejścia CMOS w układach VLSI: Jak działa podpolaryzowanie w nowoczesnych projektach?

=?ISO-8859-2?Q?Wej=B6cia_CMOS?=





Poprzedni Następny
Wiadomość
Spis treści
From: point <rwxrwx_at_nospam_poczta.onet.pl>
Subject: =?ISO-8859-2?Q?Wej=B6cia_CMOS?=
Date: Wed, 16 Nov 2005 12:24:01 +0100


Witam
Jak we współczesnych układach cyfrowych VLSI CMOS są zrobione wejścia
(czy mają podpolaryzowanie)?

--
point

Poprzedni Następny
Wiadomość
Spis treści
From: Marcin E. Hamerla <Xmeh4njusy_at_nospam_Xpoczta.Xonet.Xpl.removeX>
Subject: Re: =?ISO-8859-2?Q?Wej=B6cia_CMOS?=
Date: Wed, 23 Nov 2005 09:57:13 +0100


J.F. napisal(a):

Hm - to chyba od projektanta zalezy - czy wymagal zeby bylo czy nie.

Mowiac szczerze to poza prockami sie raczej nie spotkalem.
Ale sa pewnie diody zabezpieczajace.

W FPGA jest inaczej.

--
Pozdrowienia, Marcin E. Hamerla

"Every day I make the world a little bit worse."

Poprzedni Następny
Wiadomość
Spis treści
From: J.F. <jfox_xnospamx_at_nospam_poczta.onet.pl>
Subject: Re: Wejścia CMOS
Date: Wed, 16 Nov 2005 13:23:22 +0100


On Wed, 16 Nov 2005 12:24:01 +0100, point wrote:
Jak we współczesnych układach cyfrowych VLSI CMOS są zrobione wejścia
(czy mają podpolaryzowanie)?

Hm - to chyba od projektanta zalezy - czy wymagal zeby bylo czy nie.

Mowiac szczerze to poza prockami sie raczej nie spotkalem.
Ale sa pewnie diody zabezpieczajace.

J.