Projekt PCI
Masz problem? Zapytaj na forum elektroda.pl
From: Quazar <grzegorz.swiecanski_at_nospam_nospam.poczta.fm>
Subject: Projekt PCI
Date: Sat, 29 Apr 2006 00:35:05 +0200
Witam,
czy ktoś z szanownych grupowiczów próbował implementować mostek Opencore
PCI w jakiejś Alterze ?
Projektuje karte PCI + ADC + DAC + IO ...
FPGA to Cyclone II EP2C8Q208C7, EBTD3384 jako fet driver do PCI.
Karta zgłasz się w systemie bez problemów z mostkiem Altery - ale
docelowo marzy mi się Opencore'sowy ;)
i tu mam problem - nie robi ;(
Gdyby ktoś mógł zerknąć na top schemat i przynajmniej rzucić okiem czy
wszystkie bufory IO się zgadzają to byłbym wdzięczny.
Schemat podrzuce na maila życzliwej osoby.
Quazar
PS. Projektuje oczywiście w Quartus 5.1
From: "Greg" <Grzegorz.Kasprowicz_at_nospam_CERN.CH>
Subject: Re: Projekt PCI
Date: Sat, 29 Apr 2006 11:07:47 +0200
czy ktoś z szanownych grupowiczów próbował implementować mostek Opencore
PCI w jakiejś Alterze ?
napisalem banalnie prosty, wlasny, na potrzeby obslugi karty PCI
mostek jest duzo latwiejszy niz sama karta, gdyz implementujesz tylko
wybrane funkcje
moj mostek ma jeszzce bufory pamieci widziane w przestrzeni PCI, aby karta
sieciowa mogla sama sobie pobierac dane w trybie busmaster. To naprawde nic
wielkiego napisac takowy, zajelo to ok 150 LE
Projektuje karte PCI + ADC + DAC + IO ...
mam sprawdzony projekt PCI wtyk/gniazdo, ADC 210MHz LVDS, USB2.0 FX2, SDRAM,
IO...na Cyclone 1C6, zasilanie z PCI lub ATX
w razie czego sluze schematem
From: Quazar <grzegorz.swiecanski_at_nospam_nospam.poczta.fm>
Subject: Re: Projekt PCI
Date: Sat, 29 Apr 2006 16:13:55 +0200
> napisalem banalnie prosty, wlasny, na potrzeby obslugi karty PCI
mostek jest duzo latwiejszy niz sama karta, gdyz implementujesz tylko
wybrane funkcje
moj mostek ma jeszzce bufory pamieci widziane w przestrzeni PCI, aby karta
sieciowa mogla sama sobie pobierac dane w trybie busmaster. To naprawde nic
wielkiego napisac takowy, zajelo to ok 150 LE
Ja potrzebuje tylko target'a... Miałem nadzieje ze opencores pomoże ;)
Jeżeli nie uda mi się z nim - będe znuszony sam kombinować.
Jest jeszcze mostek Altery ale bez licencji robi się to troche
problematyczne (działa tylko z podłączonym JTAG)..
Wogóle to moja praca dyplomowa więc zakup licencji nie wchodzi w rachube.
Projektuje karte PCI + ADC + DAC + IO ...
mam sprawdzony projekt PCI wtyk/gniazdo, ADC 210MHz LVDS, USB2.0 FX2, SDRAM,
IO...na Cyclone 1C6, zasilanie z PCI lub ATX
w razie czego sluze schematem
Schematem ? Część hardware'u już mam - z mostkiem altery działa co każe
mi uważać że jest w porządku. Jeżeli byłbyś w stanie podzielić się tym
mostkiem - tylko w celach niekomercyjno/testowych - byłbym zainteresowany ;)
Quazar
From: logison_at_nospam_o2.pl
Subject: Re: Projekt PCI
Date: 29 Apr 2006 14:01:14 +0200
Witam,
czy ktoś z szanownych grupowiczów próbował implementować mostek Opencore
PCI w jakiejś Alterze ?
Projektuje karte PCI + ADC + DAC + IO ...
FPGA to Cyclone II EP2C8Q208C7, EBTD3384 jako fet driver do PCI.
Karta zgłasz się w systemie bez problemów z mostkiem Altery - ale
docelowo marzy mi się Opencore'sowy ;)
i tu mam problem - nie robi ;(
Gdyby ktoś mógł zerknąć na top schemat i przynajmniej rzucić okiem czy
wszystkie bufory IO się zgadzają to byłbym wdzięczny.
Schemat podrzuce na maila życzliwej osoby.
Quazar
PS. Projektuje oczywiście w Quartus 5.1
Mam to zrobione i przetestowane w XILINX'sie. Alter'ą nigdy się nie bawiłem.
Jak chcesz , to Ci poślę na priv. ( SCH + ABEL )
Mariusz Hajduk
--
Wysłano z serwisu OnetNiusy: http://niusy.onet.pl
From: Quazar <grzegorz.swiecanski_at_nospam_nospam.poczta.fm>
Subject: Re: Projekt PCI
Date: Sat, 29 Apr 2006 16:02:10 +0200
logison_at_nospam_o2.pl napisał(a):
Witam,
byłbym wdzięczny - chce się przynajmniej upewnić żę nie popełniam
jakiegoś błędu przy buforach trzystanowych ...
Dziwne jest że u mnie komp wogóle nie startuje - inny startuje ale nic
nie widzi !
SERR nie jest ustawiony ... Z tego co zaobserwowałem to musu to być
"konflikt" linii AD - no ale dlaczego?
Mostek opencores ma 3 magistrale AD ( IN[31..0], OUT[31..0] oraz
OE[31..0] )...
Linie AD oczywiście IN podłączam bez pośrednio do IN oraz do wyjścia
buforu 3-stanowego (TRI). Wejście bufora do OUT natomiast wyjście
wyzwalające do OE ...
Obserwując jakies przykłady Quartusa uznałem że to powinno być ok -
chociaż pewny nie jestem na 100%. Bufor TRI to bufor z pojedyńczym
wejściem, wyjściem oraz oe - czy podłączając do niego 3 magistrale nie
popełniam błędu ? Kompilator nic na ten temat nie wyrzuca co każe mi
myśleć że dobrze myśle.
Czy napewno ?
Mam to zrobione i przetestowane w XILINX'sie. Alter'ą nigdy się nie bawiłem.
Jak chcesz , to Ci poślę na priv. ( SCH + ABEL )
Mariusz Hajduk
From: "Q" <no_at_nospam_spam.pl>
Subject: Re: Projekt PCI
Date: Sat, 29 Apr 2006 18:03:28 +0200
...a gdzie na sieci znajde jakies opisy jak (od podstaw) projektowac karty
PCI?
From: "Greg\(G.Kasprowicz\)" <gkasprow_at_nospam_gmail.com>
Subject: Re: Projekt PCI
Date: Sat, 29 Apr 2006 21:25:41 +0200
...a gdzie na sieci znajde jakies opisy jak (od podstaw) projektowac karty
PCI?
chyba bylo cos na emule
przestudiuj standard PCI, ejst tam mnostwo info
jak nei mozesz znalezc, podesle na priv